Ministerio de Educación Cultura y Deportes
Universidad Pedagógica Experimental Libertador
Instituto Pedagógico de Caracas
ESPECIALIDAD DE INFORMÁTICA
ELECTRÓNICA DIGITAL
PROYECTO

Nombre del Proyecto: Contador Descendente C.I. 74LS192 con decodificador 74LS47 y Timer 555.
Objetivo del Proyecto: Comprobar el funcionamiento del Circuito Integrado secuencial de la familia TTL 74LS192
Material Usado:
·2 placa de prototipos
·2 C.I. 74LS192
·2 C.I. 74LS47
·12 resistencias de 220 ohm
·1 resistencia variable de 5k
·1 C.I. 555 (timer)
·2 pilas AAA de 1.5 v.
·Condensador de 100 microfaradio
·2 Display de 7 segmento.
Producido por:
Sergio Ortega – C.I.: V – 17.743.612
Verónica Arenas – C.I.: V – 19.736.614
Profesor: Antonio Lemus
-----------------------------------------------------------
Este modelo el circuito está basado en un modelo real y funciona de la siguiente manera:
Tenemos en un protoboard el 555 que retardan el pulso en cerca de 1/2 segundo para que llegue sin rebote a las entradas del otro protoboard 74192 que es un contador ascendente descendente de 0-9.
La señal del 555 se genera en un pulso en la salida correspondiente y pasa a la entrada del 74192. Este integrado la decodifica y la envía en binario al 7447 que se encarga de convertirla en un código apropiado para excitar a un display de 7 segmentos de ánodo común.

El SN54/74LS192 es un Contador ascendente – descendente BCD y funciona de forma sincrónica. El estado de cambios sincrónicos con salidas la baja a las transiciones de alta en las entradas de reloj y separa los terminales de conteo ascendente y descendente. Permite que el circuito se utilice como contador programable. Tanto en paralelo de carga (PL) y el Master Reset (MR). Su característica como dispositivo es
·Bajo consumo… disipación de 95 mW típica
·Alta velocidad… 40 MHz típico recuento de la frecuencia
·Cuenta síncrona
·Asíncrono Master Reset en paralelo de carga
·Entradas Preset individuales
·Circuito internos en cascada siempre
·Entrada Clamp ETA
El LS192 es de forma asincrónica con pre establecimiento Decenio y 4-Bit Síncronos binario ascendente / descendente (reversible) Contador. El circuito contiene cuatro maestro / esclavo flip-flops, con sincronización interna y la dirección lógica para proporcionar reinicio maestro, individual preestablecido, contar y la cuenta atrás operaciones. Cada flip-flop JK contiene comentarios de esclavo a amo
de modo que un bajo a la transición de las prioridades de su entrada T hace que el de esclavos, y por lo tanto la salida Q para cambiar de estado.
El Terminal contador ascendente (TCU) y la Terminal Contador descendente (TCD) salidas son normalmente altos. Cuando un circuito ha llegado el estado de cuenta máxima 9 LAS ALTAS apróxima a bajos transición del contador ascendente Clock causa TCU ir BAJA. TCU seguirán siendo bajas hasta el CPU pasa
ALTA de nuevo, lo que efectivamente repetir el contador ascendente Clock, pero se postergó por dos demoras puerta. Del mismo modo, la salida se TCD ir BAJA cuando el circuito está en estado cero. se pueden utilizar como señales de reloj de entrada a la siguiente circuito de orden superior en un contador en varias etapas.
Este circuito tiene una capacidad de carga en paralelo asíncrona que permite que el contador sea predefinido. Cuando la carga en paralelo (PL) y el Master Reset (MR), los insumos son bajos, la información
presentes en las entradas de datos en paralelo (P0, P3) se carga en la mostrador y aparece en los resultados, independientemente de la las condiciones de las entradas de reloj. Una señal de alta en el Master Entrada de rearme desactivará las puertas preestablecido, anula tanto reloj insumos, y del cierre de cada salida Q en el estado BAJO. Si uno de los Entradas de reloj es baja durante y después de un restablecimiento o la operación de carga, la siguiente baja a la transición de ALTA de ese reloj se interpretarse como una señal legítimos y serán contados.

C.I. 74LS47
Muchas presentaciones numéricas en dispositivos de visualización utilizan una configuración de siete segmentos para formar los caracteres decimales de 0 a 9 y algunas veces los caracteres hexadecimales de A a F. Cada segmento este hecho de un material que emite luz cuando se pasa corriente a través de él. Los materiales que se utilizan más comúnmente incluyen diodos emisores de luz (LED, por sus siglas en inglés) y filamentos incandescentes. muestra los patrones de segmento que sirven para presentar los diversos dígitos. Por ejemplo, para el 6 los segmentos c, d, e, f y g se encienden, en tanto que los segmentos a y b se apagan.
Se utiliza un decodificador/manejador de BCD a siete segmentos para tomar una entrada BCD de cuatro bits y dar salidas que pasarán corriente a través de los segmentos indicados para presentar el dígito decimal.
La lógica de este decodificador es más complicada que las que se analizaron anteriormente, debido a que cada salida es activada para más de una combinación de entradas. Por ejemplo, el segmento e debe ser activado para cualquiera de los dígitos 0, 2, 6 y 8, lo cual significa cuando cualquiera de los códigos 0000, 0010, 0110 o bien 1000 ocurra.
Para ilustrar la operación de este circuito, suponga que la entrada BCD es A=0, B=1, C=0, D=1, que es BCD de 5. Con estas entradas las salidas del decodificador/manejador y serán llevadas al estado BAJO (conectadas a tierra), permitiendo que fluya corriente a través de los segmentos LED a, f, g, c y d, presentando con esto el numeral 5. Las salidas y serán ALTAS (abiertas); así que los segmentos LED b y e no encienden.
Los decodificadores/manejadores 7446 y 7447 están diseñados para activar segmentos específicos aun de códigos de entrada mayores de 1001 (9). muestra cuáles segmentos son activados para cada uno de los códigos de entrada de 0000 a 1111 (15). Note un código de entrada de 1111 borrará todos lodos los segmentos. La presentación visual LED que se utiliza en la Fig. 6-2 es un tipo de ánodo común donde los cátodos de cada segmento se interconectan y se conectan a tierra. Este tipo de presentación visual tiene que ser manejada por un decodificador/manejador de datos BCD a siete segmentos con salidas activas en ALTO que apliquen un voltaje alto a los ánodos de aquellos segmentos que vayan a ser activados.

C.I. 555 (TIMER)

Este Circuito Integrado es un dispositivo barato con el cual pueden hacer muchos proyectos. Este temporizador es tan versátil que se puede utilizar para modular una señal en Amplitud Modulada (A.M.)
Está constituido por una combinación de comparadores lineales, flip-flops (biestables digitales), transistor de descarga y excitador de salida. Que es el pin 3.
Las tensiones de referencia de los comparadores se establecen en 2/3 V para el primer comparador C1 y en 1/3 V para el segundo comparador C2, por medio del divisor de tensión compuesto por 3 resistencias iguales R. En el gráfico se muestra el número de pin con su correspondiente función.
Hoy en día, si ha visto algún circuito comercial moderno, no se sorprenda si se encuentra un circuito integrado 555 trabajando en él. Es muy popular para hacer osciladores que sirven como reloj (base de tiempo) para el resto del circuito.
Aplicaciones de calendario de precisión:
• Generación de Pulso Calendario secuencial
• Generación de Tiempo de retardo
• modulación por ancho de pulso
• Modulación por posición de impulsos
• Generador de rampa lineal
hola buen dia disculpa me podrias pasar algun diagrama de contador es para que arme mi proyecto de ordinario mi correo es alekxander_17@hotmail.com
ResponderEliminar